SISLAB trình bày báo cáo tại Hội nghị Quốc tế IEEE SOCC 2019, Singapore

Hội nghị Quốc tế IEEE SOCC 2019 (the 32nd IEEE International System-on-Chip Conference) được tổ chức tại Singapore từ ngày 3 đến ngày 6 tháng 9 năm 2019. Đây là một trong những diễn đàn hàng đầu để chia sẻ những tiến bộ mới nhất về kiến ​​trúc SoC, hệ thống, thiết kế logic và mạch, công nghệ xử lý, kiểm tra, công cụ thiết kế và ứng dụng. 

Phòng thí nghiệm trọng điểm Hệ thống tích hợp thông minh (SISLAB) có một bài báo được chấp nhận trình bày và đăng kỷ yếu của hội nghị.

Undefined

Many papers have been accepted to be presented at the 32nd IEEE SOCC, 13rd IEEE MCSoC, IEEE ISVLSI 2019

English

Congratulations !

Many papers written by SISLAB members have been accepted to be presented at 32nd IEEE SOCC, 13rd IEEE MCSoC, IEEE ISVLSI 2019.

32nd IEEE SOCC:
Duy-Anh Nguyen, Duy-Hieu Bui, Francesca Iacopi, Xuan-Tu Tran. An Efficient Event-driven Neuromorphic Architecture for Deep Spiking Neural Networks.

13rd IEEE MCSoC: Khanh N. Dang, Akram Ben Ahmed, Xuan-Tu Tran. An on-communication multiple-TSV defects detection and localization for real-time 3D-ICs

Vietnamese dynamic contents: 

Summer school on “Analog, mixed-signal design and RFICs"

English

Celebrating Vietnam Science and Technology Day 2019, the 15th year anniversary and the 20th traditional day, VNU University of Engineering and Technology (VNU-UET) organized the summer school on "Analog, mixed-signal design and RFICs" at E3 building from May 7 to May 11, 2019.

Dr. Xi Jiang – the expert from Synopsys giving his presentation on Analog, mixed-signal design, RF ICs, etc. using Synopsys tools.

Vietnamese dynamic contents: 

The 3rd time SISLAB students participated in the final round of LSI design contest

English

On March 8, 2019, a group of three students from VNU Key Laboratory for Smart Integrated Systems (Tran Xuan Tuyen, Nguyen Luong Bang, Pham Dinh Trung) presented their research results in the 22th LSI Design Contest in Okinawa, Japan. This is the 3rd time VNU University of Engineering and Technology students were provided full sponsors covering flight tickets and accommodation fee to participate as the finalists of the International LSI Design Contest, which is annually hosted in Japan.

Tran Xuan Tuyen and his rehearsal at SISLAB before the round in Okinawa.

LSI Design Contest in Okinawa this year come back with a new design challenge which is "Deep Learning" (Backpropagation). In 2018, SISLAB students were the First Runner-up of the contest.

Vietnamese dynamic contents: 

SISLAB organizes FIRST IOTA: The 2018 FIRST Workshop on IoT devices for Agriculture: from chip design to applications

English

By 2025, the Internet of Things (IoT) connections will reach 100 billion and have more than $11 trillion impact on world economies. The Asia Pacific region captured around 58.3% of the IoT revenue in 2014. IoT has an incredibly wide range of applications such as agriculture, environmental monitoring, e-health, intelligent transportation systems, military, and industrial plant monitoring. In the framework of FIRST Talent project, the Key Laboratory for Smart Integrated Systems (SISLAB) at VNU University of Engineering and Technology in collaboration with Davis Millimeter Wave Research Center (DMRC) at UC Davis and School of Electrical and Data Engineering at University of Technology Sydney organize the 2018 FIRST Workshop on IoT Devices: from chip design to applications (FIRST IOTA). The event will open a great opportunity to the community to discuss and exchange the knowledges and experiences in developing IoT devices and applications.

More information about the workshop can be found at: http://sis.uet.vnu.edu.vn/iota2018/

Vietnamese dynamic contents: 

Two (2) students from SISLAB go to Indonesia to participate SEACAS Hackathon

Undefined

A group of two students from VNU Key Laboratory for Smart Integrated Systems (SISLAB) have been selected to participate the 2018 IEEE SEACAS Hackathon at The Institut Teknologi Nasional (ITENAS) Campus, n Bangdung, Indonesia. 

The IEEE SEACAS Hackathon will be held in 3 days from December 23 to December 26, 2018. 

 

Vietnamese dynamic contents: 

Hội nghị quốc tế IEEE lần thứ 12 về Hệ thống trên chip nhúng đa lõi xử lý và Trí tuệ nhân tạo (MCSoC 2018)

Undefined

    Ngày 12/09, tại Trường Đại học Công nghệ (Đại học Quốc gia Hà Nội) diễn ra Lễ khai mạc “Hội nghị Khoa học Quốc tế IEEE lần thứ 12 về Hệ thống trên chip nhúng đa lõi xử lý và Trí tuệ nhân tạo” (MCSoC).

    Tham dự hội nghị có TS. Vũ Tuấn Anh – Phó Trưởng ban Khoa học Công nghệ (ĐHQGHN), GS. Ryuichi Oka – Hiệu trưởng trường Đại học Aizu (Nhật Bản). Về phía Trường ĐHCN có PGS.TS. Chử Đức Trình- Phó Hiệu trưởng. Hội nghị có sự tham sự của hơn 130 nhà khoa học, nghiên cứu viên, và các chuyên gia tập đoàn công nghệ từ trong vào ngoài nước.

      Hội nghị MCSoC được tổ chức lần đầu vào 2004 tại Đại học Aizu, Nhật Bản và trở thành một sự kiện khoa học lớn tầm cỡ quốc về cho cộng đồng các nhà nghiên cứu và công ty trong lĩnh vực hệ thống nhúng đa lõi xử lý.

Hội nghị thu hút được nhiều nhà khoa học, nhà nghiên cứu quốc tế tham gia

Vietnamese dynamic contents: 

Hội nghị khoa học quốc tế IEEE lần thứ 12 về Hệ thống trên chip đa lõi và trí tuệ nhân tạo (MCSoC 2018)

Undefined

THÔNG CÁO BÁO CHÍ

Thông tin chung về MCSoC 2018

  • Tên tiếng Anh: IEEE 12th International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC 2018)
  • Tên tiếng Việt: “Hội nghị Khoa học Quốc tế IEEE lần thứ 12 về Hệ thống trên chip nhúng đa lõi xử lý và Trí tuệ nhân tạo”
  • Hội nghị MCSoC được tổ chức lần đầu vào 2004 tại Đại học Aizu, Nhật Bản và trở thành một sự kiện khoa học lớn tầm cỡ quốc về cho cồng đồng các nhà nghiên cứu và công ty trong lĩnh vực hệ thống nhúng đa lõi xử lý.
  • Trong các năm trước hội nghị MCSoC được tổ chức: 2017: Seoul; Hàn Quốc; 2016: Lyon, Pháp; 2015: Turin, Ý; 2014: Aizu-Wakamatsu, Nhật Bản; 2013: Tokyo, Nhật Bản; 2012: Aizu-Wakamatsu, Nhật Bản; 2010: San Diego, Hoa Kỳ; 2009: Vienna, Áo; 2007: Xian, Trung Quốc; 2006: Yogyakarta, Indonesia; 2004: Tokyo, Nhật Bản.

Vietnamese dynamic contents: 

SISLAB thụ hưởng khoản tài trợ dành cho các chuyên gia nước ngoài về khoa học công nghệ (Dự án FIRST)

Undefined

Ngày 20/8/2018, được sự đồng ý của Bộ Khoa học và Công nghệ và Ngân hàng Thế giới, Ban Quản lý Dự án Đẩy mạnh đổi mới sáng tạo thông qua nghiên cứu, khoa học và công nghệ (gọi tắt là Dự án FIRST) và Trường Đại học Công nghệ, ĐHQGHN đã ký thỏa thuận khoản tài trợ dành cho các chuyên gia giỏi nước ngoài về khoa học, công nghệ và đổi mới sáng tạo (Hợp phần 1A) đối với nhiệm vụ do Phòng thí nghiệm trọng điểm Hệ thống tích hợp thông minh (SISLAB) đề xuất.

Với đề xuất nghiên cứu “Phát triển bộ phát tín hiệu băng kép cho thiết bị IoT ứng dụng trong nông nghiệp”, Phòng thí nghiệm trọng điểm Hệ thống tích hợp thông minh đã hợp tác với GS. Phạm Huỳnh Anh Vũ, Trung tâm Nghiên cứu Sóng siêu cao tần tại Đại học UC Davis, bang California, Hoa Kỳ - một trong những trung tâm nghiên cứu nổi tiếng tại Hoa Kỳ trong lĩnh vực thiết kế RFIC và MMIC với mục tiêu nghiên cứu thiết kế các lõi IP cho vi mạch thu phát tín hiệu băng kép cho các thiết bị IoT. Ngoài ra, nhiệm vụ khoa học này còn có sự tham gia của các chuyên gia đến từ Qualcom (TS. Arvind Keerti) và các nhà khoa học đến từ Đại học Công nghệ Sydney, Úc (thông qua Trung tâm Hợp tác Nghiên cứu và Đổi mới Công nghệ - JTIRC).

Vietnamese dynamic contents: 

Sinh viên Đại học UEC, Nhật Bản thực tập tại SISLAB

Undefined

Ngày 14 tháng 8 năm 2018, Phòng thí nghiệm trọng điểm Hệ thống tích hợp thông minh (SISLAB) đã đón hai sinh viên Trường Đại học Điện tử - Truyền thông Tokyo (University of Electro-Communications - UEC), Nhật Bản đến thực tập tại Phòng thí nghiệm.

Yuichiro Mori và Kazuki Tsuduike là hai sinh viên đang theo học chương trình cao học tại Trường Đại học Điện tử - Truyền thông và làm việc tại Phòng thí nghiệm Thiết kế LSI của UEC. Trong thời gian thực tập tại SISLAB, cả hai sinh viên sẽ nghiên cứu và phát triển một ứng dụng nhận biết và giám sát các đối tượng chuyển động thông qua hệ thống camera trên cơ sở sử dụng bộ phát triển Xilinx Artix-7 FPGA. Đây là bộ kit phát triển có hiệu suất hệ thống cao, cung cấp khả năng tiền thiết kế (thiết kế mẫu) nhanh cho các ứng dụng đắt tiền, có tính năng thiết kế tham khảo hướng mục tiêu cho phép khả năng kết nối nối tiếp hiệu suất cao và giao tiếp bộ nhớ tiên tiến. 

Vietnamese dynamic contents: 

Pages

Subscribe to VNU Key Laboratory for Smart Integrated Systems RSS