You are here

Tin tức & Sự kiện

Two (2) students from SISLAB go to Indonesia to participate SEACAS Hackathon

Undefined

A group of two students from VNU Key Laboratory for Smart Integrated Systems (SISLAB) have been selected to participate the 2018 IEEE SEACAS Hackathon at The Institut Teknologi Nasional (ITENAS) Campus, n Bangdung, Indonesia. 

The IEEE SEACAS Hackathon will be held in 3 days from December 23 to December 26, 2018. 

 

Vietnamese dynamic contents: 

Hội nghị quốc tế IEEE lần thứ 12 về Hệ thống trên chip nhúng đa lõi xử lý và Trí tuệ nhân tạo (MCSoC 2018)

Undefined

    Ngày 12/09, tại Trường Đại học Công nghệ (Đại học Quốc gia Hà Nội) diễn ra Lễ khai mạc “Hội nghị Khoa học Quốc tế IEEE lần thứ 12 về Hệ thống trên chip nhúng đa lõi xử lý và Trí tuệ nhân tạo” (MCSoC).

    Tham dự hội nghị có TS. Vũ Tuấn Anh – Phó Trưởng ban Khoa học Công nghệ (ĐHQGHN), GS. Ryuichi Oka – Hiệu trưởng trường Đại học Aizu (Nhật Bản). Về phía Trường ĐHCN có PGS.TS. Chử Đức Trình- Phó Hiệu trưởng. Hội nghị có sự tham sự của hơn 130 nhà khoa học, nghiên cứu viên, và các chuyên gia tập đoàn công nghệ từ trong vào ngoài nước.

      Hội nghị MCSoC được tổ chức lần đầu vào 2004 tại Đại học Aizu, Nhật Bản và trở thành một sự kiện khoa học lớn tầm cỡ quốc về cho cộng đồng các nhà nghiên cứu và công ty trong lĩnh vực hệ thống nhúng đa lõi xử lý.

Hội nghị thu hút được nhiều nhà khoa học, nhà nghiên cứu quốc tế tham gia

Vietnamese dynamic contents: 

Hội nghị khoa học quốc tế IEEE lần thứ 12 về Hệ thống trên chip đa lõi và trí tuệ nhân tạo (MCSoC 2018)

Undefined

THÔNG CÁO BÁO CHÍ

Thông tin chung về MCSoC 2018

  • Tên tiếng Anh: IEEE 12th International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC 2018)
  • Tên tiếng Việt: “Hội nghị Khoa học Quốc tế IEEE lần thứ 12 về Hệ thống trên chip nhúng đa lõi xử lý và Trí tuệ nhân tạo”
  • Hội nghị MCSoC được tổ chức lần đầu vào 2004 tại Đại học Aizu, Nhật Bản và trở thành một sự kiện khoa học lớn tầm cỡ quốc về cho cồng đồng các nhà nghiên cứu và công ty trong lĩnh vực hệ thống nhúng đa lõi xử lý.
  • Trong các năm trước hội nghị MCSoC được tổ chức: 2017: Seoul; Hàn Quốc; 2016: Lyon, Pháp; 2015: Turin, Ý; 2014: Aizu-Wakamatsu, Nhật Bản; 2013: Tokyo, Nhật Bản; 2012: Aizu-Wakamatsu, Nhật Bản; 2010: San Diego, Hoa Kỳ; 2009: Vienna, Áo; 2007: Xian, Trung Quốc; 2006: Yogyakarta, Indonesia; 2004: Tokyo, Nhật Bản.

Vietnamese dynamic contents: 

SISLAB thụ hưởng khoản tài trợ dành cho các chuyên gia nước ngoài về khoa học công nghệ (Dự án FIRST)

Undefined

Ngày 20/8/2018, được sự đồng ý của Bộ Khoa học và Công nghệ và Ngân hàng Thế giới, Ban Quản lý Dự án Đẩy mạnh đổi mới sáng tạo thông qua nghiên cứu, khoa học và công nghệ (gọi tắt là Dự án FIRST) và Trường Đại học Công nghệ, ĐHQGHN đã ký thỏa thuận khoản tài trợ dành cho các chuyên gia giỏi nước ngoài về khoa học, công nghệ và đổi mới sáng tạo (Hợp phần 1A) đối với nhiệm vụ do Phòng thí nghiệm trọng điểm Hệ thống tích hợp thông minh (SISLAB) đề xuất.

Với đề xuất nghiên cứu “Phát triển bộ phát tín hiệu băng kép cho thiết bị IoT ứng dụng trong nông nghiệp”, Phòng thí nghiệm trọng điểm Hệ thống tích hợp thông minh đã hợp tác với GS. Phạm Huỳnh Anh Vũ, Trung tâm Nghiên cứu Sóng siêu cao tần tại Đại học UC Davis, bang California, Hoa Kỳ - một trong những trung tâm nghiên cứu nổi tiếng tại Hoa Kỳ trong lĩnh vực thiết kế RFIC và MMIC với mục tiêu nghiên cứu thiết kế các lõi IP cho vi mạch thu phát tín hiệu băng kép cho các thiết bị IoT. Ngoài ra, nhiệm vụ khoa học này còn có sự tham gia của các chuyên gia đến từ Qualcom (TS. Arvind Keerti) và các nhà khoa học đến từ Đại học Công nghệ Sydney, Úc (thông qua Trung tâm Hợp tác Nghiên cứu và Đổi mới Công nghệ - JTIRC).

Vietnamese dynamic contents: 

Sinh viên Đại học UEC, Nhật Bản thực tập tại SISLAB

Undefined

Ngày 14 tháng 8 năm 2018, Phòng thí nghiệm trọng điểm Hệ thống tích hợp thông minh (SISLAB) đã đón hai sinh viên Trường Đại học Điện tử - Truyền thông Tokyo (University of Electro-Communications - UEC), Nhật Bản đến thực tập tại Phòng thí nghiệm.

Yuichiro Mori và Kazuki Tsuduike là hai sinh viên đang theo học chương trình cao học tại Trường Đại học Điện tử - Truyền thông và làm việc tại Phòng thí nghiệm Thiết kế LSI của UEC. Trong thời gian thực tập tại SISLAB, cả hai sinh viên sẽ nghiên cứu và phát triển một ứng dụng nhận biết và giám sát các đối tượng chuyển động thông qua hệ thống camera trên cơ sở sử dụng bộ phát triển Xilinx Artix-7 FPGA. Đây là bộ kit phát triển có hiệu suất hệ thống cao, cung cấp khả năng tiền thiết kế (thiết kế mẫu) nhanh cho các ứng dụng đắt tiền, có tính năng thiết kế tham khảo hướng mục tiêu cho phép khả năng kết nối nối tiếp hiệu suất cao và giao tiếp bộ nhớ tiên tiến. 

Vietnamese dynamic contents: 

SISLAB tổ chức chuyến dã ngoại thường niên tại Mai Châu hè 2018

Undefined

Chuyến dã ngoại tại huyện Mai Châu, Hòa Bình trong hai ngày 16 -17/6/2018 vừa qua đã để lại những kỉ niệm thú vị và đáng nhớ cho các thành viên Phòng thí nghiệm trọng điểm Hệ thống tích hợp thông minh (SISLAB). Gác lại công việc nghiên cứu hàng ngày tại Phòng thí nghiệm, các thành viên của SISLAB đã tận hưởng chuyến đi trong không khí trong lành, mát mẻ và khung cảnh hùng vĩ của núi rừng Tây Bắc. 

Các thành viên của SISLAB chụp ảnh kỉ niệm tại đèo Đá Trắng, Hòa Bình

Vietnamese dynamic contents: 

Khóa đào tạo "Thực thi thử nghiệm thiết kế vi mạch trên hệ thống HAPS" do chuyên gia hãng Synopsys giảng bài

Undefined

Từ ngày 30/5 đến ngày 1/6/2018, Phòng thí nghiệm trọng điểm Hệ thống tích hợp thông minh (SISLAB) đã hợp tác với hãng Synopsys, một trong những công ty hàng đầu thế giới về phần mềm hỗ trợ thiết kế, tổ chức khóa đào tạo "Thực thi thử nghiệm thiết kế vi mạch trên hệ thống HAPS". Trong thời gian khóa học diễn ra, chuyên gia đến từ hãng Synopsys đã giảng bài và hướng dẫn cho các thành viên, nghiên cứu sinh của SISLAB các kiến thức chuyên môn trong thiết kế vi mạch sử dụng hệ thống HAPS.

Không khí khóa đào tại tại phòng thí nghiệm.

Vietnamese dynamic contents: 

Thủ tướng Nguyễn Xuân Phúc gặp gỡ các doanh nghiệp và tổ chức khoa học công nghệ tại Hòa Lạc

Undefined

Ngày 22/2/2018, nhân chuyến thăm và làm việc với Ban quản lý Khu công nghệ cao Hòa Lạc, Thủ tướng Nguyễn Xuân Phúc gặp gỡ các doanh nghiệp và tổ chức khoa học công nghệ.

Cùng dự có Phó Thủ tướng Vũ Đức Đam, đại diện lãnh đạo các Bộ: Khoa học và Công nghệ, Thông tin và Truyền thông, Kế hoạch và Đầu tư, Tài chính, Giáo dục và Đào tạo; lãnh đạo Viện Hàn lâm Khoa học và Công nghệ Việt Nam, UBND Thành phố Hà Nội; các tập đoàn, doanh nghiệp, tổ chức khoa học công nghệ đã đầu tư và đang nghiên cứu đầu tư tại Khu công nghệ cao Hòa Lạc; và Giám đốc Đại học Quốc gia Hà Nội.

Thủ tướng nghe giới thiệu các sản phẩm công nghệ của nhà trường.

Đây là lần thứ 3 Thủ tướng đến thăm Khu công nghệ cao này trong vòng hơn một năm qua (kể từ ngày 16/2/2017). Tháng 6/2017, Chính phủ đã ban hành Nghị định số 74/2017/NĐ-CP quy định về cơ chế, chính sách đặc thù đối với Khu công nghệ cao Hoà Lạc với những nguyên tắc ưu đãi nhất, thuận lợi nhất để tháo gỡ các khó khăn hiện tại, thu hút nguồn lực xã hội đầu tư vào đây.

Trong khuôn khổ chuyến thăm hôm nay, Thủ tướng đã tham quan, gặp gỡ và trao đổi với các tổ chức khoa học công nghệ, tập đoàn, doanh nghiệp đang đầu tư hoặc có hoạt động quan trọng, đóng góp vào sự phát triển chung của Hòa Lạc. Trường Đại học Công nghệ, Đại học Quốc gia Hà Nội có vai trò quan trọng trong việc đào tạo nguồn nhân lực và nghiên cứu chuyển giao công nghệ cho Khu Công nghệ cao Hòa Lạc. Nhà trường đã có nhiều hợp tác với Ban Quản lý Khu Công nghệ cao và các đơn vị trực thuộc.

Thủ tướng đánh giá cao các nỗ lực của nhà trường trong việc triển khai các sản phẩm công nghệ hướng tới các ứng dụng thực tiễn và hợp tác với doanh nghiệp trong chuyển giao.

Vietnamese dynamic contents: 

Nhóm sinh viên SISLAB, Trường ĐHCN lọt vào Vòng chung kết cuộc thi Thiết kế điện tử lần thứ 21

Undefined

Theo thông báo của Ban tổ chức, nhóm sinh viên SISLAB gồm 4 sinh viên gồm Hồ Huy Hùng, Nguyễn Xuân Thuận, Nguyễn Văn Thuật, Nguyễn Văn Dũng khóa K59 đã được chọn tham gia Vòng Chung kết Cuộc thi Thiết kế điện tử quốc tế lần thứ 21 (the 21th LSI Contest) tại Okinawa, Nhật Bản vào ngày 09/03/2018.

Vietnamese dynamic contents: 

NCS Phan Hải Phong bảo vệ thành công luận án tiến sỹ cấp cơ sở

Undefined

Ngày 2/2/2018, nghiên cứu sinh Phan Hải Phong đã bảo vệ thành công cấp cơ sở luận án tiến sỹ với tiêu đề "Giải pháp tối ưu công suất tiêu thụ cho các kiến trúc mạng trên chip". Chuyên ngành: Kỹ thuật điện tử. Luận án được thực hiện tại Phòng thí nghiệm trọng điểm Hệ thống tích hợp thông minh (SISLAB). 

Thông tin tóm tắt về luận án có thể xem tại đây (hoặc PDF).

SISLAB chúc mừng nghiên cứu sinh.

Vietnamese dynamic contents: 

Pages

Subscribe to RSS - Tin tức & Sự kiện