SISLAB giới thiệu sản phẩm nền tảng hệ thống trên chip IoT dựa trên vi xử lý RISC-V tại "RISC-V Day Vietnam"

Undefined

Ngày 18/9/2020 sẽ diễn ra sự kiện "RISC-V Day Vietnam" - Hội thảo về các kết quả nghiên cứu và phát triển trên nền tảng vi xử lý RISC-V. Do diễn biến phức tạp của dịch bệnh Covid-19 nên sự kiện được tổ chức trực tuyến, từ 10h00 đến 17h00 ngày 18/9/2020.

Tại hội thảo này, SISLAB giới thiệu sản phẩm nền tảng hệ thống trên chip IoT dựa trên vi xử lý RISC-V. Đây là một nền tảng hệ thống trên chip được trang bị các kỹ thuật mật mã nhằm bảo vệ các thiết bị IoT trước các rủi ro khi thu thập, xử lý và truyền dữ liệu trên mạng Internet. Bài trình bày của SISLAB sẽ diễn ra vào lúc 15h10 (truy cập trước 15 phút để theo dõi).

15:10 V Research and Development Activities on RISC-V and its Applications for IoTs Duy-Hieu Bui* | SISLAB, VNU University of Engineering and Technology, and Xuan-Tu Tran | Vietnam National University, Hanoi #riscvn-sislab

Vietnamese dynamic contents: 

Seminar "Nghiên cứu và thiết kế bộ mã hóa số học nhị phân thích nghi theo ngữ cảnh CABAC (HEVC)" - NCS Trần Đình Lâm

Undefined

Seminar "Nghiên cứu và thiết kế bộ mã hóa số học nhị phân thích nghi theo ngữ cảnh CABAC (HEVC)" - NCS Trần Đình Lâm.

  • Thời gian: 8h30-11h30, ngày 5/6/2020.
  • Địa điểm: Viện Điện tử, Viện Khoa học và Công nghệ Quân sự

Đến dự seminar gồm có các nhà khoa học đến từ Viện Khoa học và Công nghệ Quân sự, Trường Đại học Bách khoa Hà Nội, Trường Đại học Công nghệ - Đại học Quốc gia Hà Nội, Học viện Kỹ thuật Quân sự, Học viện Công nghệ Bưu chính Viễn thông, Trường Đại học Giao thông Vận tải...

NCS. Trần Đình Lâm trình bày báo cáo kết quả nghiên cứu.
Vietnamese dynamic contents: 

Pages

Subscribe to VNU Key Laboratory for Smart Integrated Systems RSS