You are here

SISLAB giới thiệu sản phẩm nền tảng hệ thống trên chip IoT dựa trên vi xử lý RISC-V tại "RISC-V Day Vietnam"

Undefined

Ngày 18/9/2020 sẽ diễn ra sự kiện "RISC-V Day Vietnam" - Hội thảo về các kết quả nghiên cứu và phát triển trên nền tảng vi xử lý RISC-V. Do diễn biến phức tạp của dịch bệnh Covid-19 nên sự kiện được tổ chức trực tuyến, từ 10h00 đến 17h00 ngày 18/9/2020.

Tại hội thảo này, SISLAB giới thiệu sản phẩm nền tảng hệ thống trên chip IoT dựa trên vi xử lý RISC-V. Đây là một nền tảng hệ thống trên chip được trang bị các kỹ thuật mật mã nhằm bảo vệ các thiết bị IoT trước các rủi ro khi thu thập, xử lý và truyền dữ liệu trên mạng Internet. Bài trình bày của SISLAB sẽ diễn ra vào lúc 15h10 (truy cập trước 15 phút để theo dõi).

15:10 V Research and Development Activities on RISC-V and its Applications for IoTs Duy-Hieu Bui* | SISLAB, VNU University of Engineering and Technology, and Xuan-Tu Tran | Vietnam National University, Hanoi #riscvn-sislab

Vietnamese dynamic contents: 

Seminar "Nghiên cứu và thiết kế bộ mã hóa số học nhị phân thích nghi theo ngữ cảnh CABAC (HEVC)" - NCS Trần Đình Lâm

Undefined

Seminar "Nghiên cứu và thiết kế bộ mã hóa số học nhị phân thích nghi theo ngữ cảnh CABAC (HEVC)" - NCS Trần Đình Lâm.

  • Thời gian: 8h30-11h30, ngày 5/6/2020.
  • Địa điểm: Viện Điện tử, Viện Khoa học và Công nghệ Quân sự

Đến dự seminar gồm có các nhà khoa học đến từ Viện Khoa học và Công nghệ Quân sự, Trường Đại học Bách khoa Hà Nội, Trường Đại học Công nghệ - Đại học Quốc gia Hà Nội, Học viện Kỹ thuật Quân sự, Học viện Công nghệ Bưu chính Viễn thông, Trường Đại học Giao thông Vận tải...

NCS. Trần Đình Lâm trình bày báo cáo kết quả nghiên cứu.
Vietnamese dynamic contents: 

Congratulations to TRAN Dinh Lam for having a paper accepted to be published on MDPI Electronics journal

Undefined

Congratulations to TRAN Dinh Lam for having a paper accepted to be published on MDPI Electronics journal.

Title: An Efficient Hardware Implementation of Residual Data Binarization in HEVC CABAC Encoder
Authors: Dinh-Lam Tran, Xuan-Tu Tran *, Duy-Hieu Bui, Cong-Kha Pham

This is a good news during social distancing period in Vietnam due to Covid-19 pendamic (novel Corona virus-caused pneumonia originated from Wuhan city last year).

Vietnamese dynamic contents: 

Congratulations to Khanh N. Dang for having a paper "A non-blocking non-degrading multiple defects link testing method for 3D-Networks-on-Chip" accepted for publication at IEEE Access

Undefined

The article "A non-blocking non-degrading multiple defects link testing method for 3D-Networks-on-Chip" by Khanh N. Dang, Michael Conrad Meyer, Akram Ben Ahmed, and Xuan-Tu Tran has been accepted for publication at IEEE Access.

This is to notify you that the following article, "A non-blocking non-degrading multiple defect link test method for 3D-Networks-on-Chip," is available under the "Early Access" area on IEEE Xplore, where the PDF of your author-submitted, peer-reviewed, and accepted manuscript is available for download. This article has been accepted for publication in a future issue of this journal, but has not been edited and content may change prior to final publication. It may be cited as an article in a future issue by its Digital Object Identifier. To view this article, please visit the journal homepage (listed below) on IEEE Xplore and select the ?Early Access? tab.

This paper appears in: IEEE Access
On page(s): 1-19
Print ISSN: 2169-3536
Online ISSN: 2169-3536
Digital Object Identifier: 10.1109/ACCESS.2020.2982836
Vietnamese dynamic contents: 

Tổng kết hoạt động năm 2019 và "Year-End party"

Undefined

Ngày 10-11/1/2020, Phòng thí nghiệm trọng điểm Hệ thống tích hợp thông minh (SISLAB) đã tổ chức Hội nghị tổng kết hoạt động năm 2019, xây dựng kế hoạch hoạt động năm 2020 và hoạt động dã ngoại cuối năm (Year-End Party) tại An Lạc Ecofarm Resort, huyện Kim Bôi, tỉnh Hòa Bình.

Một vài con số tổng kết hoạt động năm 2019:

  • Số lượng bài báo tạp chí: 5
  • Số lượng bài báo hội nghị khoa học: 12
  • Số lượng Keynotes/Invited talks: 3
  • Số lượng patents: 1 được cấp/ 1 hồ sơ chấp nhận hợp lệ
  • Số lượng giải thưởng KHCN quốc tế: 3 (01 Giải Nhất IEEE SEACAS Hackathon tại Malaysia; 01 Outstanding Performance tại ARC Design Contest tại Đài Loan; 01 Spirit Fighting Award tại Nhật Bản)
  • Số lượng lượt xuất ngoại (hội nghị, trao đổi nghiên cứu): > 25 lượt

Chụp ảnh lưu niệm sau Hội nghị tổng kết hoạt động năm 2019 và xây dựng kế hoạch năm 2020.

Many papers have been accepted to be presented at the 32nd IEEE SOCC, 13rd IEEE MCSoC, IEEE ISVLSI 2019

English

Congratulations !

Many papers written by SISLAB members have been accepted to be presented at 32nd IEEE SOCC, 13rd IEEE MCSoC, IEEE ISVLSI 2019.

32nd IEEE SOCC:
Duy-Anh Nguyen, Duy-Hieu Bui, Francesca Iacopi, Xuan-Tu Tran. An Efficient Event-driven Neuromorphic Architecture for Deep Spiking Neural Networks.

13rd IEEE MCSoC: Khanh N. Dang, Akram Ben Ahmed, Xuan-Tu Tran. An on-communication multiple-TSV defects detection and localization for real-time 3D-ICs

Vietnamese dynamic contents: 

Summer school on “Analog, mixed-signal design and RFICs"

English

Celebrating Vietnam Science and Technology Day 2019, the 15th year anniversary and the 20th traditional day, VNU University of Engineering and Technology (VNU-UET) organized the summer school on "Analog, mixed-signal design and RFICs" at E3 building from May 7 to May 11, 2019.

Dr. Xi Jiang – the expert from Synopsys giving his presentation on Analog, mixed-signal design, RF ICs, etc. using Synopsys tools.

Vietnamese dynamic contents: 

Trường hè về “Thiết kế điện tử tương tự và vi mạch RFIC”

Vietnamese

Hưởng ứng ngày Khoa học và Công nghệ 18/05 hằng năm và chào mừng kỷ niệm 15 năm thành lập, 20 năm ngày truyền thống,Trường Đại học Công nghệ (ĐHCN) – ĐHQGHN đã tổ chức Trường hè “Thiết kế điện tử tương tự và vi mạch RFIC” tại nhà E3, từ ngày 07/05 đến ngày 09/05/2019.

Diễn giả Xi Jiang – chuyên gia đến từ hãng Synopsys trình bày về thiết kế điện tử tương tự, vi mạch tín hiệu hỗn hợp, vi mạch RF… sử dụng các công cụ từ hãng Synopsys

Vietnamese dynamic contents: 

The 3rd time SISLAB students participated in the final round of LSI design contest

English

On March 8, 2019, a group of three students from VNU Key Laboratory for Smart Integrated Systems (Tran Xuan Tuyen, Nguyen Luong Bang, Pham Dinh Trung) presented their research results in the 22th LSI Design Contest in Okinawa, Japan. This is the 3rd time VNU University of Engineering and Technology students were provided full sponsors covering flight tickets and accommodation fee to participate as the finalists of the International LSI Design Contest, which is annually hosted in Japan.

Tran Xuan Tuyen and his rehearsal at SISLAB before the round in Okinawa.

LSI Design Contest in Okinawa this year come back with a new design challenge which is "Deep Learning" (Backpropagation). In 2018, SISLAB students were the First Runner-up of the contest.

Vietnamese dynamic contents: 

Sinh viên SISLAB lần thứ 3 tham dự vòng chung kết cuộc thi "LSI design contest"

Vietnamese

Ngày 8/3/2019, nhóm sinh viên (VNU SISLAB team) gồm 3 sinh viên (Trần Xuân Tuyến, Nguyễn Lương Bằng, Phạm Đình Trung) đã trình bày kết quả nghiên cứu của mình tại Cuộc thi Thiết kế điện tử quốc tế lần thứ 22 tại Okinawa, Nhật Bản. Đây là lần thứ 3, sinh viên Trường Đại học Công nghệ, Đại học Quốc gia Hà Nội lọt vào vòng chung kết cuộc thi quốc tế "LSI Design Contest" được tổ chức thường niên tại Nhật Bản và nhận được tài trợ trọn gọi của Ban tổ chức cuộc thi (vé máy bay khứ hồi, khách sạn) để tham dự vòng chung kết và trình bày kết quả nghiên cứu của mình.

Trần Xuân Tuyến đang trình bày thử tại SISLAB trước khi lên đường đi Okinawa.

Năm nay, 2019 LSI Design Contest đưa ra chủ đề thiết kế phần cứng cho phép thực thi "Deep Learning" (Backpropagation). Năm 2018, sinh viên SISLAB đã đoạt Giải Nhì cuộc thi này.

Vietnamese dynamic contents: 

Pages

Tin tức & Sự kiện

Subscribe to Tin tức & Sự kiện